36. 연산증폭기 회로에 그림(a)를 입력할 때 그림(b)와 같은 출력이 나타나는 현상은?
정답: ① 슬루 레이트(slew rate)
설명: 정답은 1 번입니다.
37. 연산증폭기의 스위칭 특성에 가장 크게 영향을 주는 것은?
정답: ② 슬루 레이트
설명: 정답은 2 번입니다.
38. 증폭도 A가 매우 큰 증폭기에 귀환율 β의 부귀환을 가한 경우 전압이득은?
정답: ② 1/β
설명: 정답은 2 번입니다.
39. 교류를 직류전원으로 변환할 때 사용되지 않는 부품은?
정답: ④ 트라이액
설명: 정답은 4 번입니다.
40. 다이오드의 전하축적 효과가 없을 때 옳은 것은?
정답: ④ 역방향 회복시간이 “0”이다.
설명: 정답은 4 번입니다.
41. 그림과 같은 전가산기(Full adder)의 입력이 A=1,B=0,C=1일 때 출력으로 옳은 것은? (단, So : Sum, Co : Carry이다.)
정답: ③ Co = 1, So = 0
설명: 정답은 3 번입니다.
42. Shift register 안에 있는 binary number가 5번 Shift left 되었다. 현재 number 크기는 다음 중 어느 것에 해당되는가? (단, shift register의 길이는 충분하며 shift-in되는 bit는 모두 0 이다.)
정답: ③ 맨처음 binary number × 32
설명: 정답은 3 번입니다.
43. 반가산기의 합 또는 반감산기의 차를 얻기 위해 필요한 게이트는?
정답: ④ XOR
설명: 정답은 4 번입니다.
44. 4단 하향 Counter에서 10번째 클록펄스가 인가되면 각 단이 나타내는 2진수를 10진수로 변환하면?
정답: ① 6
설명: 정답은 1 번입니다.
45. 다음 중 조합논리회로에 해당하는 것은?
정답: ③ 디코더
설명: 정답은 3 번입니다.
46. D 플립플롭에서 D 입력에 입력한 데이터의 각 비트는 클럭 펄스 몇 개의 시간만큼 늦어서 Q 출력에 도달하는가?
정답: ① 1
설명: 정답은 1 번입니다.
47. 다음 논리회로의 출력식으로 옳은 것은?
정답: ③ X=A⊕B
설명: 정답은 3 번입니다.
48. n비트의 입력으로 2n개의 출력 중의 하나를 1로 설정하도록 하는 장치는?
정답: ① 디코더
설명: 정답은 1 번입니다.
49. 원 정보부호가 1011 일 때 이것의 짝수 패리티 해밍코드(Hamming Code)를 구하면?
정답: ④ 0110011
설명: 정답은 4 번입니다.
50. 시프트 레지스터(shift register)를 만드는데 가장 적합한 플립플롭은?
정답: ② D 플립플롭
설명: 정답은 2 번입니다.
51. 아래 펄스발생기 중에서 한 상태에서만 안정되고 다른 상태에서는 불안정하여 일정한 시간 후에는 안정상태로 돌아가는 회로는?
정답: ② 다안정 멀티바이브레이터
설명: 정답은 2 번입니다.
52. 다음과 같이 연결된 RS 플립플롭은 어떤 플립플롭과 같은 기능을 하는가?
정답: ② T 플립플롭
설명: 정답은 2 번입니다.
53. JK 플립플롭에서 J=1, K=1 일 때의 출력 결과는?
정답: ④ 반전
설명: 정답은 4 번입니다.
54. 다음 논리회로의 출력 D를 불대수 식으로 간략화하여 옳게 나타낸 것은?
정답: ①
설명: 정답은 1 번입니다.
55. 5개의 플립플롭으로 구성된 상향 계수기의 모듈러스(modulus)와 이 계수기로 계수 할 수 있는 최댓값은?
정답: ① modulus : 32 최댓값 : 31
설명: 정답은 1 번입니다.
56. 다음은 2개 입력 A,B를 가지는 NAND게이트의 진리표이다. z0,z1,z2,z3에 알맞은 이진 값은?
정답: ③ 1110
설명: 정답은 3 번입니다.
57. 10진수 22를 3초과 코드(Excess-3 code)로 변환한 것은?
정답: ① 0101 0101
설명: 정답은 1 번입니다.
58. 일반적으로 n비트의 2진 병렬가산기는 어떻게 구성되는가?
정답: ④ n개의 전가산기로 구성된다.
설명: 정답은 4 번입니다.
59. 한 플립플롭의 출력이 다른 플립플롭을 구동시키는 계수기는?
정답: ④ 직렬 계수기
설명: 정답은 4 번입니다.
60. 우측이동 레지스터가 1001을 기억하고 있을 때, 클럭펄스가 2개 인가되면 각단의 값은? (단, 입력 데이터는 0 이다.)
정답: ④ 0010
설명: 정답은 4 번입니다.
61. 동적 CMOS 로직과 거의 같으나, 출력단에 인버팅 래치가 달려있는 점이 다른 로직은?
정답: ③ 도미노 로직
설명: 정답은 3 번입니다.
62. nMOS 인버터의 레이아웃 설계에서 A를 풀다운 트랜지스터 그리고 B를 풀업 트랜지스터라고 할 경우 A의 게이트 폭과 길이는 각각 4λ, 2λ 이고 B게이트의 폭과 길이를 각각 2λ, 8λ 라고 하면 이 인버터가 정상동작을 위하여 필요로 하는 형상비(ratio circuit)는 얼마인가?
정답: ④ 8
설명: 정답은 4 번입니다.
63. 집적회로 레이아웃 설계에서 제일 처음 해야 할 일은?
정답: ① 평면 계획
설명: 정답은 1 번입니다.
64. 회로의 물리적인 크기만 스케일링할 때 소자 파라미터와 스케일링 비율이 바르게 연결되지 않은 것은? (단, 물리적 스케일링 비율은 α이다.)
정답: ③ 게이트 산화막 두께(D)는 1/α로 스케일링 된다.
설명: 정답은 3 번입니다.
65. CMOS 제조 과정에서는 nMOS와 pMOS 트랜지스터를 만들 때 생기는 n층과 p층간의 결합(n-p-n-p 또는 p—n-p-n-)에 의해 기생 트랜지스터가 구성되는데, 이 기생 트랜지스터가 결합되어 Vdd와 Vss사이에 전류 통로가 형성되는 현상은?
정답: ② 래치업(Latch-up)
설명: 정답은 2 번입니다.
66. 다음 VHDL 관련 표준에서 다중 값 논리를 규정한 부분은?
정답: ③ IEEE std_1164
설명: 정답은 3 번입니다.
67. 다음 중 MOSFET 특성이 아닌 것은?
정답: ③ 전류흐름에 전자와 정공이 모두 작용한다.
설명: 정답은 3 번입니다.
68. nMOSFET의 반전 모드에서 게이트 전압을 증가(VG > 0) 시키면 산화층과 실리콘의 경계면에 캐리어가 정공에서 전자로 바뀌게 되는데, 이때 형성된 층을 무엇이라고 하는가?
정답: ① 채널
설명: 정답은 1 번입니다.
69. 다음 중 IC 패키지 타입이 아닌 것은?
정답: ② SMP
설명: 정답은 2 번입니다.
70. MOS 동적 논리회로를 정적논리와 비교한 것 중 장점에 해당하지 않는 것은?
정답: ① 부하소자가 on 되었을 때만 전력을 소모하는 회로를 설계할 수 없다.
설명: 정답은 1 번입니다.
71. 전압 제어 소자인 MOS FET를 기본 소자로 사용한 것은?
정답: ① CMOS
설명: 정답은 1 번입니다.
72. 다음 중 MOS 트랜지스터를 만드는 공정기술이 아닌 것은?
정답: ④ bipolar 공정
설명: 정답은 4 번입니다.
73. 게이트 어레이 방식 설계에 대한 설명으로 옳지 않은 것은?
정답: ④ 표준 셀 방식보다 칩의 크기가 작다.
설명: 정답은 4 번입니다.
74. NAND 게이트 함수를 정적 CMOS 로직으로 설계할 경우 nMOS 로직과 pMOS 로직 구현을 위한 부울 식을 올바르게 표현한 것은?
정답: ① pMOS 로직의 경우 nMOS 로직의 경우
설명: 정답은 1 번입니다.
75. 다음 회로와 같은 nMOS의 병렬구조에 대한 설명 중 틀린 것은?
정답: ③ a = 1, b = 1 일 때, 스위치 OFF 상태이다.
설명: 정답은 3 번입니다.
76. MOS 트랜지스터에서 게이트 출력이 “1” 또는 “0” 레벨에 있을 경우 DC 전력을 거의 소모하지 않는 디바이스는?
정답: ④ CMOS
설명: 정답은 4 번입니다.
77. 다음 중 디지털 회로 설계에서 회로 추출(circuit extraction)에 관한 설명 중 옳은 것은?
정답: ④ 회로 전반에서 발생하는 지연시간 등을 뽑아주는 과정
설명: 정답은 4 번입니다.
78. CMOS 디지털 집적회로의 동적 전력소모에 대한 설명으로 틀린 것은?
정답: ② 동작 주파수가 클수록 감소한다.
설명: 정답은 2 번입니다.
79. 정적 CMOS 로직(static CMOS logic)에 대한 설명으로 틀린 것은?
정답: ③ 시간이 비교적 많이 경과해도 출력전압이 변하지 않는 대신 동적회로보다 속도가 빠르다.
설명: 정답은 3 번입니다.
80. n채널 증가형 MOSFET에서 VGS = -5V, VDS = 13V일 때, 드레인에 흐르는 전류는 얼마인가?